Szczegóły Produktu:
|
|
Miejsce pochodzenia: | Oryginał |
---|---|
Nazwa handlowa: | original |
Orzecznictwo: | ISO9001:2015standard |
Numer modelu: | ADUC842BCPZ62-5 |
Zapłata:
|
|
Minimalne zamówienie: | 10 SZTUK |
Cena: | Contact us to win best offer |
Szczegóły pakowania: | Standard |
Czas dostawy: | 1-3 dni roboczych |
Zasady płatności: | L/C, T/T, Western Union, Paypal |
Możliwość Supply: | 10000 sztuk/miesiące |
Szczegóły informacji |
|||
Styl montażu: | SMD/SMT | Pakiet / Sprawa: | LFCSP-56 |
---|---|---|---|
Typ interfejsu: | I2C/SPI/UART | Liczba kanałów ADC: | 8 kanałów |
Seria procesorów: | ADUC842 | Rodzaj produktu: | 8-bitowe mikrokontrolery - MCU |
High Light: | SMD SMT 8-bitowe mikrokontrolery,ADUC842BCPZ62-5 8-bitowe mikrokontrolery,mikrokonwertery mikrokontrolery MCU |
opis produktu
ADUC842BCPZ62-5 8-kanałowe mikrokontrolery SMD/SMT 8-bitowe Mikrokonwerter MCU Wersja 1-cyklowa
ANOMALIE
1. Tryb 0 Praca UART [er001]
Tło: Tryb 0 UART pozwala UART działać w trybie 8-bitowego rejestru przesuwnego.
Problem: Tryb 0 UART nie działa w ADuC841/ADuC842/ADuC843.
Obejście: Brak.
Powiązane problemy: Brak.
2. Korzystanie z rozszerzonego wskaźnika stosu [er002]
Tło: Rozszerzony wskaźnik stosu umożliwia przepełnienie stosu do wewnętrznej pamięci XRAM.
Problem: PUSH na rozszerzony stos, gdy jest to pierwsza instrukcja w podprogramie, powoduje nadpisanie adresu powrotu.Obejście: W przypadku kodu zespołu wstaw NOP jako pierwszą instrukcję w dowolnym podprogramie.W przypadku kodu C nie ma obecnie obejścia.Powiązane problemy: Brak.
3. Użycie I2 C w trybie Slave z włączonym przerwaniem Stop [er003]产品 标题
Tło: W trybie slave interfejs I2 C może być skonfigurowany do generowania przerwania z powodu warunków startu, powtórnego startu, danych lub stopu.Bity dekodowania przerwań I2 C (I2CID0 i I2CID1) w I2CCON wskazują źródło przerwania.Jeśli przerwanie zatrzymania jest włączone przez bit I2CSI, przerwanie jest generowane, gdy urządzenie podrzędne otrzyma warunek zatrzymania
Problem A: W procedurze obsługi przerwań I2 C, jeśli bit I2CI lub rejestr I2CDAT jest dostępny podczas przerwania stop, magistrala I2 C nie będzie odpowiadać na dalszą komunikację I2 C.
Obejście A: Po wykryciu przerwania stop użytkownik powinien zresetować magistralę I2 C za pomocą bitu I2CRS.
Problem B: Gdy przerwanie stop jest włączone, czasami bity dekodowania przerwań I2 C wskazują, że wystąpiło przerwanie start, powtórny start lub przerwanie DATA, gdy źródło było w rzeczywistości przerwaniem stop.Jeśli tak się stanie, użytkownik może spróbować wyczyścić I2CI lub odczytać I2CDAT, co spowoduje, że magistrala przestanie odpowiadać na dalszą komunikację I2 C.
Obejście B: Powiąż pin SCLOCK z pinem we/wy;Pozwala to na odczytanie stanu SCLOCK.SCLOCK jest wysoki tylko podczas przerwania, jeśli źródłem jest przerwanie stop.Związane z
Problemy: er004: Użycie I2 C w trybie slave z wyłączonym przerwaniem zatrzymania.
Kategoria produktu: | Mikrokontrolery 8-bitowe - MCU |
ADUC842 | |
SMD/SMT | |
LFCSP-56 | |
8052 | |
62 kB | |
8 bitowy | |
12 bitów | |
20 MHz | |
34 we/wy | |
2,25 kB | |
4,75 V | |
5,25 V | |
- 40 stopni Celsjusza | |
+ 85 stopni Celsjusza | |
Taca | |
Wzrost: | 0,83 mm |
Typ interfejsu: | I2C/SPI/UART |
Długość: | 8 mm |
Wrażliwy na wilgoć: | TAk |
Liczba kanałów ADC: | 8 kanałów |
Liczba timerów/liczników: | 3 Zegar |
Seria procesorów: | ADUC842 |
Rodzaj produktu: | Mikrokontrolery 8-bitowe - MCU |
Typ pamięci programu: | Błysk |
1 | |
Podkategoria: | Mikrokontrolery - MCU |
Szerokość: | 8 mm |
Waga jednostkowa: | 0,005997 uncji |
Wpisz swoją wiadomość