Szczegóły Produktu:
|
|
Miejsce pochodzenia: | oryginał |
---|---|
Nazwa handlowa: | original |
Orzecznictwo: | ISO9001:2015standard |
Numer modelu: | MT47H128M16RT-25E:C |
Zapłata:
|
|
Minimalne zamówienie: | 10 sztuk |
Cena: | 4.18-5.41 USD/PCS |
Szczegóły pakowania: | Standard |
Czas dostawy: | 1-3 dni roboczych |
Zasady płatności: | T/T, Western Union (PayPal) |
Możliwość Supply: | 10000 sztuk/miesiące |
Szczegóły informacji |
|||
Opakowania: | Taca | Styl montażu: | SMD/SMT |
---|---|---|---|
Pakiet / Sprawa: | FBGA-84 | Napięcie zasilania: | 1,7V-1,9V |
Rozmiar pamięci: | 2 Gb | FPQ: | 1260 |
High Light: | MT47H128M16RT-25E-C SDRAM-DDR2,SDRAM-DDR2 128MX16,MT47H128M16RT-25E-C Układy pamięci EMMC |
opis produktu
MT47H128M16RT-25E-C Oryginalna pamięć DRAM DDR2 2G 128MX16 FBGA do przechowywania danych
Cechy
• VDD = 1,8 V ±0,1 V, VDDQ = 1,8 V ±0,1 V
• Standard JEDEC 1.8VI/O (zgodny z SSTL_18)
• Opcja stroboskopu danych różnicowych (DQS, DQS#)
• 4-bitowa architektura pobierania wstępnego
• Opcja zduplikowanego sygnału wyjściowego (RDQS) dla x8
• DLL do dostosowania przejść DQ i DQS do CK
• 8 banków wewnętrznych do jednoczesnej pracy
• Programowalne opóźnienie CAS (CL)
• Opublikowane opóźnienie addytywne CAS (AL)
• opóźnienie ZAPISU = opóźnienie ODCZYTU - 1 t CK
• Programowalne długości serii: 4 lub 8
• Regulowana siła napędu danych wyjściowych
• 64 ms, 8192 cykli odświeżania
• Zakończenie na matrycy (ODT)
• Opcja temperatury przemysłowej (IT)
• Zgodny z RoHS
• Obsługuje specyfikację jittera zegara JEDEC
NAPARSTEK | |
RoHS: | Detale |
SDRAM — DDR2 | |
SMD/SMT | |
FBGA-84 | |
16 bitów | |
128M x 16 | |
2 Gb | |
800 MHz | |
400ps | |
1,9 V | |
1,7 V | |
105 mA | |
0 stopni | |
+ 85 stopni Celsjusza | |
MT47H | |
Taca | |
Marka: | Oryginał w magazynie |
Wrażliwy na wilgoć: | tak |
Rodzaj produktu: | NAPARSTEK |
Ilość opakowania fabrycznego: | 1260 |
Podkategoria: | Pamięć i przechowywanie danych |
Wpisz swoją wiadomość